A Lattice Semiconductor Corporation új Crosslink referenciatervet adott ki a Lattice CrossLink FPGA-val a video-áthidaló alkalmazásokhoz. Az új SubLVDS - MIPI CSI-2 képérzékelő híd referenciaterv rugalmas, könnyen megvalósítható megoldással segíti az ipari készülékeket használó ügyfeleket a fejlett alkalmazásprocesszorok (AP-k) összekapcsolásában számos, a mai géplátási alkalmazásokban jelenleg használt képérzékelővel. ipari környezetek. A referenciaterv segít megszüntetni a mai AP-knél használt MIPI CSI-2 D-PHY interfésszel való összeegyeztethetetlenséget, amely lehetővé teszi az ipari eszközök gyártói számára, hogy ezeket a hozzáférési pontokat tovább telepítsék a meglévő gépi látásképes termékekbe.
A Rácsos SubLVDS - MIPI CSI-2 képérzékelő híd referenciaterv lehetővé teszi az ügyfelek számára, hogy gyorsan és egyszerűen hozzanak létre áthidaló megoldást, ahol a MIPI CSI-2 interfésszel rendelkező AP képes csatlakozni egy SubLVDS képérzékelőhöz. A Lattice SubLVDS - MIPI CSI-2 képérzékelő híd referenciaterve ingyenes, és a Lattice népszerű CrossLink moduláris IP -inek használatát mutatja be, beleértve a Pixel-Byte Convertert, a SubLVDS Image Sensor Receiver-t és a CSI-2 / DSI D-t. -PHY adó. Ezzel együtt az ügyfelek egy komplett, könnyen használható GUI-alapú FPGA tervező és ellenőrző szoftver környezetet, a Diamond tervező szoftvert is kapnak az eszközfejlesztés egyszerűsítése és felgyorsítása érdekében.
A főbb jellemzők a következők:
- 4, 6, 8 vagy 10 sávos SubLVDS bemenet 1, 2 vagy 4 sávos MIPI CSI-2 kimenethez
- Legfeljebb 1,2 Gbps sávszélesség bemeneti sávonként
- Kimeneti sávonként legfeljebb 1,5 Gbps sávszélesség
- Dinamikus paraméterbeállítás az I2C-n keresztül
- Opcionális támogatás a képkivágáshoz
Látogasson el a Lattice Semiconductor weboldalára további információkért az új Lattice SubLVDS - MIPI CSI-2 képérzékelő híd referenciatervről.